关键词:嵌入式;;数字分接;;帧同步;;可变帧
摘 要:数字通信系统能否有效、可靠地工作,在很大程度上取决于它是否有良好的同步系统。目前广泛应用的现场可编程门阵列(FPGA)具有强大的行为描述能力和丰富的仿真语句Verilog HDL,其在电子系统设计中得到了广泛的应用。讨论了一种在FPGA上具体实现PCM数字分接的方法,设计并实现了复帧、子帧同步等关键技术,从而完成对数据可靠的解调。提供了一种可靠的模型,并使用FPGA作为实现平台,缩短了开发周期。最后对成果进行了验证,并给出了仿真和验证结果。
内 容:原文可通过湖北省科技信息共享服务平台(http://www.hbstl.org.cn)获取