关键词:误差补偿;逐次逼近模数转换器;高速;低功耗;CMOS
摘 要:通过分析并优化逐次逼近模数转换器(SAR ADC)的工作时序,设计并实现了一种高速、低功耗、具有误差补偿的10位100 MS/s A/D转换器。该芯片采用TSMC 0.13μm CMOS工艺进行设计。后仿真结果表明,在1.2V电源电压、20.3125MHz输入信号频率、100MHz采样频率下,模数转换器的无杂散动态范围(SFDR)为68.1dB,有效位数(ENOB)达到9.41位,整体功耗为0.865mW,FoM值为15fJ/conv。芯片核心电路面积为(0.02×0.02)mm2。
内 容:原文可通过湖北省科技信息共享服务平台(http://www.hbstl.org.cn)获取