欢迎访问行业研究报告数据库

行业分类

当前位置:首页 > 报告详细信息

找到报告 1 篇 当前为第 1 页 共 1

基于FPGA的CAN网络位级干扰测试系统设计
作者:张居林;王刚;申帅; 作者单位:重庆邮电大学; 加工时间:2013-12-20 信息来源:广东通信技术
关键词:控制器局域网;;干扰测试;;片上系统;;网络性能
摘 要:为确保车载CAN网络及其ECU节点在复杂工况下的系统行为能够满足高容错性的要求,研究了基于片上系统的CAN网络链路层位级干扰测试方法。以FPGA为基础,通过Verilog HDL实现位流监测和干扰嵌入的寄存器级(RTL)描述,并在Visual C++平台下设计上位机干扰配置界面。运用设计向CAN通信网络实施干扰表明,设计能够有效灵活的向CAN网络嵌入干扰,考证CAN网络的可靠稳定性和网络的高容错性。
内 容:原文可通过湖北省科技信息共享服务平台(http://www.hbstl.org.cn)获取
© 2016 武汉世讯达文化传播有限责任公司 版权所有
客服中心

QQ咨询


点击这里给我发消息 客服员


电话咨询


027-87841330


微信公众号




展开客服